# پایانترم جبرانی طراحی سیستمهای دیجیتال

#### دقت كنيد كه سوال هشتم را انتخاب كرديم.

# سوال هشتم

### قسمت الف)

در این سوال باید یک مدار برای پارکینگ طراحی کنیم. علاوه بر ورودی های ذکر شده در سوال، یک ورودی جدید به نام hour به مدار اضافه کردیم که نشاندهنده ساعت فعلی است. ماژول parking را به صورت زیر طراحی کردیم:

```
module parking #(
parameter UNIL_CAMACITY = 580,
parameter STEP = 58

) (
input wire car_entere
input wiredar_exited,
input wire sa_uni_car_exited,
catput reg (9:0) parked_car,
catput reg (9:0) parked_car,
catput reg (9:0) uni_uncated_space,
output wire uni_is_vacated_space,
output wire uni_is_vacated_space,
output wire sa_uni_is_vacated_space,
output wire sa_uni_is_vacated_space,
output wire sa_uni_car_exited sa_uni_vacated_space > 0) begin

if (car_exited_space = 0;
parked_car = 0;
fault = 0;

out

always @(posedge clk) begin

if (is_uni_car_exited sa_uni_parked_car + 1;
end clus if (is_uni_car_exited sa_uni_parked_car > 0) begin

uni_parked_car = uni_parked_car + 1;
end
else if (is_uni_car_exited sa_uni_parked_car > 0) begin

uni_parked_car = uni_parked_car - 1;
end else if (is_uni_car_exited sa_pace = 0)

if (nor = 8 66 bour < 13) begin

uni_vacated_space = NIS_CAPACITY - uni_parked_car;
vacated_space = NIS_CAPACITY - uni_parked_car;
vacated_space = NIS_CAPACITY - uni_parked_car;
end clse if (hour = 16) begin

uni_vacated_space = NIS_CAPACITY - uni_parked_car;
vacated_space = NIS_CAPACITY - uni_parked_car;
end clse if (hour = 16 begin uni_vacated_space = NIS_CAPACITY - uni_parked_car;
end clse if (hour = 16 begin uni_vacated_space = NIS_CAPACITY - uni_parked_car;
end clse if (hour = 16 begin uni_vacated_space = NIS_CAPACITY - uni_parked_car;
end end

assign is_vacated_space = uni_vacated_space > 0;
end

end

end

end

assign uni_is_vacated_space = uni_vacated_space > 0;
end

end

end

end

assign is_vacated_space = uni_vacated_space > 0;
end

end

end

end

end

assign is_vacated_space = uni_vacated_space > 0;
end

end

end

end

end

end

assign is_vacated_space = uni_vacated_space > 0;
end

end

end

end

end
```

فایل parking.v نیز موجود است در صورتی که عکس واضح نیست، به فایل مربوطه مراجعه کنید.

در این طراحی، ظرفیت پارکینگ برای اساتید (UNI\_CAPACITY)، ظرفیت پارکینگ برای عموم (MISC\_CAPACITY) و مقداری که در هر ساعت به ظرفیت آزاد افزوده می شود (STEP) را به صورت پارامتر برای ماژول در نظر گرفتیم.

علاوه بر تمام ورودی و خروجی های ذکر شده در سوال، ورودی enabled ،clk و hour و hour را به مدار اضافه کردیم. ورودی enabled فعال بودن یا نبودن مدار را تعیین میکند.

برای این که مدار قابل سنتز باشد، در یک بلوک initial سیگنال ها را مقدار اولیه دادهایم.

در یک بلوک always حساس به لبه بالارونده clk، اگر enabled فعال بود، خروجی های مدار را با توجه به ورودی ها مقدار میدهیم:

- 1. در قسمت اول، اگر سیگنال car\_entered یک بود، با توجه سیگنال if else و همچنین وضعیت فعلی پارکینگ، در یک is\_uni\_car\_entered تعداد ماشینهای پارکینگ را مقداردهی میکنیم.
  - 2. در قسمت دوم، اگر سیگنال car\_exited یک بود، با توجه به سیگنال if else یک بود، با توجه به سیگنال تا is\_uni\_car\_exited و همچنین وضعیت فعلی پارکینگ، در یک rese تعداد ماشینهای پارکینگ را مقداردهی میکنیم.
  - 3. در قسمت سوم با توجه hour ظرفیت کل پارکینگ را مقداردهی میکنیم.
- 4. در قسمت چهارم، سیگنال fault را مقداردهی میکنیم. برای مثال اگر ظرفیت پارکینگ کمتر شد، این سیگنال یک میشود.

در آخر با استفاده از دو assign، سیگنال های uni\_is\_vacated\_space و is\_vacated\_space را مقداردهی میکنیم.

### در ماژول تست، به صورت زیر از ماژول parking نمونه گرفتیم:

```
module parking_tb;
 parameter UNI_CAPACITY = 500;
 parameter MISC_CAPACITY = 200;
 parameter STEP = 50;
reg car_entere
 regdis_uni_car_entere
 regdcar_exited;
 reg is_uni_car_exited;
 reg [5:0] hour;
 reg enabled;
 wire [9:0] uni_parked_car;
 wire [9:0] parked_car;
 wire [9:0] uni_vacated_space;
 wire [9:0] vacated_space;
 wire uni_is_vacated_space;
 wire is_vacated_space;
 wire fault;
 parking #(
   .UNI_CAPACITY(UNI_CAPACITY),
    .MISC_CAPACITY(MISC_CAPACITY),
   .STEP(STEP)
 ) uut (
   .car_entered(car_entered),
   .is_uni_car_entered(is_uni_car_entered),
   .car_exited(car_exited),
   .is_uni_car_exited(is_uni_car_exited),
   .hour(hour),
   .enabled(enabled),
   .uni_parked_car(uni_parked_car),
   .parked_car(parked_car),
   .uni_vacated_space(uni_vacated_space),
   .vacated_space(vacated_space),
   .uni_is_vacated_space(uni_is_vacated_space),
   .is_vacated_space(is_vacated_space),
    .fault(fault)
   clk = 0;
   forever #5 clk = ~clk;
```

سپس در ادامه ماژول، در یک بلوک inital:

- ابتدا در ساعت ۸، ۵۰ بار به صورت تصادفی ورودی ها را مقدار دادیم.
- سپس ساعت را برابر ۱۳ قرار دادیم و مجددا ۵۰ بار ورودی ها را به صورت تصادفی ورودیها را مقدار دادیم.
- سپس ساعت را برابر ۱۵ قرار دادیم و ۱۰ بار ورودی ها را به صورت تصادفی ورودی ها را مقدار دادیم.
  - سپس ساعت را برابر ۱۷ قرار دادیم و ۲۰۰ بار ماشینی در قسمت university وارد کردیم تا این قسمت پر شود.

```
enabled = 1;
hour = 8:
car_entered = 0;
is_uni_car_entered = 0;
is_uni_car_exited = 0;
$dumpfile("parking_tb.vcd");
$dumpvars(0, parking_tb);
 #10 car_entered = $random % 2;
 is_uni_car_entered = $random % 2;
car_exited = $random % 2;
  is_uni_car_exited = $random % 2;
repeat (50) begin
 #10 car_entered = $random % 2;
  is_uni_car_entered = $random % 2;
 car_exited = $random % 2;
 is_uni_car_exited = $random % 2;
 #10 car_entered = $random % 2;
 is_uni_car_entered = $random % 2;
car_exited = $random % 2;
  is_uni_car_exited = $random % 2;
 #10 car_entered = 1;
  is_uni_car_entered = 1;
#20 $finish;
```

خروجی به دلیل طولانی بودن، در فایل out.txt قرار داده شده است. همچنین فایل vcd و فایل اجرایی نیز وجود دارد.

فایل تولید شده توسط yosys بعد از سنتز نیز در فولدر yosys موجود است.

## قسمت ب)

برای بدست آوردن ماکزیمم فرکانسی که مدار میتواند کار کند، ابتدا در quartus ماژول را کامپایل میکنیم. سپس با استفاده از ابزار time quest analyzer این مقدار را مشاهده میکنیم:



همانطور که مشخص است، این مقدار 93 MHz است.